新闻
DDR5上电时序测试,时钟测试,数据信号测试,厂家
2023-12-20 09:11  浏览:16
DDR5上电时序测试,时钟测试,数据信号测试,厂家DDR5上电时序测试,时钟测试,数据信号测试,厂家


在Jedec规范上,我们可以查到各种速率的tDS和tDH 的规范值,比如DDR2 533,tDS 是100ps,tDH 是225ps。我们也可以查到各种速率的AC参数值,比如DDR2 533:其中,VIH(ac)min是VIH(ac)规范的小值,VIL(ac)max是VIL(ac)规范的大值,Vref是参考电压,对DDR1来说是1.25V,DDR2来说是0.9V,DDR3来说是0.75V。
基于tDS和tDH 和VIH(ac)min和VIL(ac)max参数,我们可以得出DDR2 533“写”眼图的模板如图8示。中间的红色区域就是模板,Setup time是tDS建立时间,Hold time是tDH 保持时间,VIH(AC)是VIH(ac)min值,VIL(AC)是VIL(ac)max值。中间的黄色线是DQS的有效边沿即有效的上升沿或下降沿。


------------------------------------
相关新闻
联系方式
公司:上海博达数据通信有限公司
姓名:周政(先生)
职位:经理
手机:13813288915
地区:直辖市-上海
地址:浦东新区居里路123号博达数据通信公司
QQ:516755698
微信:Candy20160629
拨打电话
微信咨询
请卖家联系我