在目前正在设计的后继几代产品中,元器件密度和速度越来越高,而“纯净”电力的重要程度也随之升高。
直流电源偏差可能是造成数字系统中的时钟和数据抖动的主要原因。
电源到数字器件的压降可能会减少经过该器件内选通电路的传播时延,从而导致时序裕量减少甚至是比特位失效。
为了解决这个问题,电源容限缩小到 5% 甚至更低。
由于数字器件的开关速度和转换速率大幅升高,所以开关噪声进入电源的可能性也随之增加。
这种噪声会出现在开关电流的带宽上,并且很容易就超过 1 GHz。
降低数字系统中的信号幅度可加快开关速度,但同时也要求降低电源的噪声裕量。
效率提高或降低功耗是要求更严苛控制电源容限的另一个原因。
如果电源的容限以前是 10%,现在降低到了 5%,那么设计的功耗也可以降低 5%。
所以我们现阶段需要更好的更稳定的电源,因此我公司推出此电源完整性测试服务
此外我公司还提供以下多种测试服务。