DDR信号抖动测试,信号质量测试,高速实验室

DDR信号抖动测试,信号质量测试,高速实验室

发布商家
上海博达数据通信有限公司
联系人
周政(先生)
职位
经理
手机
13813288915
微信
Candy20160629
DDR信号抖动测试,信号质量测试,高速实验室


  目前内存的读写基本都是连续的,因为与CPU交换的数据量以一个Cache Line(即CPU内Cache的存储单位)的容量为准,一般为64字节。而现有的Rank位宽为8字节(64bit),那么就要一次连续传输8次,这就涉及到我们也经常能遇到的突发传输的概念。突发(Burst)是指在同一行中相邻的存储单元连续进行数据传输的方式,连续传输的周期数就是突发长度(Burst Lengths,简称BL)。
  在进行突发传输时,只要起始列地址与突发长度,内存就会依次地自动对后面相应数量的存储单元进行读/写操作而不再需要控制器连续地提供列地址。这样,除了组数据的传输需要若干个周期(主要是之前的延迟,一般的是tRCD+CL)外,其后每个数据只需一个周期的即可获得。下图是CAS=2,BL=4时的时序图

突发连续读取模式:只要起始列地址与突发长度,后续的寻址与数据的读取自动进行,而只要控制好两段突发读取命令的间隔周期(与BL相同)即可做到连续的突发传输。


------------------------------------
人气
62
发布时间
2023-12-20 03:05
所属行业
电子产品检测
编号
40906861
我公司的其他供应信息
相关实验室产品
13813288915 立即询价