具体的测试条件和估算结果可参考以下标准:
JESD22-A108-AEAJED- 4701-D101②HTOL/ LTOL:高/低温操作生命期试验(High/ Low Temperature Operating Life )
目的: 评估器件在超热和超电压情况下一段时间的耐久力
测试条件: 125℃,1.1VCC, 动态测试
失效机制:电子迁移,氧化层,相互扩散,不稳定性,数字ic 后端,离子玷污等
参考标准:
125℃条件下1000 小时测试通过IC 可以保证持续使用4 年,2000 小时测试持续使用8年;150℃ 1000小时测试通过保证使用8年,2000小时保证使用28年。
具体的测试条件和估算结果可参考以下标准
MIT-STD-883E Method 1005.8
JESD22-A108-A
二、环境测试项目(Environmental test items)
PRE-CON, THB, HAST, PCT, TCT, TST, HTST, Solderability Test,Solder Heat Test
①PRE-CON:预处理测试( Precondition Test )
目的: 模拟IC在使用之前在一定湿度,温度条件下存储的耐久力,也就是IC从生产到使用之间存储的可靠性。
测试流程(Test Flow):
Step 1:超声扫描仪 SAM (Scanning Acoustic Microscopy)
Step 2: 高低温循环(Temperature cycling )-40℃(or lower) ~ 60℃(or higher) for 5 cycles to simulate shipping conditi
Step 3:烘烤( Baking )At minimum 125℃ for 24 hours to remove all moisture from the package
Step 4: 浸泡(Soaking )
IC半导体的基础知识(二)
本征半导体 完全纯净的、具有完整晶体结构的半导体,称为本征半导体。
硅或锗是四价元素,其外层电子轨道上有四个价电子。在本征半导体的晶体结构中,相邻两个原子的价电子相互共有,即每个原子的四个价电子既受自身原子核的束缚,又为相邻的四个原子所共有;每两个相邻原子之间都共有一对价电子。这种组合方式称为共价键结构,图5-1为单晶硅共价键结构的平面示意图。
在共价键结构中,每个原子的外层虽然具有八个电子而处于较为稳定的状态,但是共价键中的价电子并不像绝缘体中的电子被束缚得那样紧,在室温下,有数价电子由于热运动能获得足够的能量而脱离共价键束缚成为自由电子。
当一部分价电子挣脱共价键的束缚而成为自由电子后,共价键中就留下相应的空位,数字ic推荐教材,这个空位被称为空穴。原子因失去一个价电子而带正电,也可以说空穴带正电。在本征半导体中,电子与空穴总是成对出现的,数字ic 流程,它们被称为电子空穴对。
如果在本征半导体两端加上外电场,半导体中将出现两部分电流:一是自由电子将产生定向移动,形成电子电流;一是由于空穴的存在,价电子将按一定的方向依次填补空穴,亦即空穴也会产生定向移动,形成空穴电流。所以说,半导体中同时存在着两种载流子(运载电荷的粒子为载流子)——电子和空穴,这是半导体导电的特殊性质,也是半导体与金属在导电机理上的本质区别。
与IC的关系
芯片,数字ic,英文为Chip;芯片组为Chipset。芯片一般是指集成电路的载体,也是集成电路经过设计、制造、封装、测试后的结果,通常是一个可以立即使用的独立的整体。“芯片”和“集成电路”这两个词经常混着使用,比如在大家平常讨论话题中,集成电路设计和芯片设计说的是一个意思,芯片行业、集成电路行业、IC行业往往也是一个意思。实际上,这两个词有联系,也有区别。集成电路实体往往要以芯片的形式存在,因为狭义的集成电路,是强调电路本身,比如简单到只有五个元件连接在一起形成的相移振荡器,当它还在图纸上呈现的时候,我们也可以叫它集成电路,当我们要拿这个小集成电路来应用的时候,那它必须以独立的一块实物,或者嵌入到更大的集成电路中,依托芯片来发挥他的作用;集成电路更着重电路的设计和布局布线,芯片更强调电路的集成、生产和封装。而广义的集成电路,当涉及到行业(区别于其他行业)时,也可以包含芯片相关的各种含义。
芯片也有它独特的地方,广义上,只要是使用微细加工手段制造出来的半导体片子,都可以叫做芯片,里面并不一定有电路。比如半导体光源芯片;比如机械芯片,如MEMS陀螺仪;或者生物芯片如DNA芯片。在通讯与信息技术中,当把范围局限到硅集成电路时,芯片和集成电路的交集就是在“硅晶片上的电路”上。芯片组,则是一系列相互关联的芯片组合,它们相互依赖,组合在一起能发挥更大的作用,比如计算机里面的处理器和南北桥芯片组,手机里面的射频、基带和电源管理芯片组。